<rt id="m4md3"></rt>
  • <bdo id="m4md3"><meter id="m4md3"></meter></bdo>
  • <label id="m4md3"></label>
      <center id="m4md3"><optgroup id="m4md3"></optgroup></center>
      產(chǎn)品分類

      當(dāng)前位置: 首頁 > 工業(yè)電子產(chǎn)品 > 半導(dǎo)體產(chǎn)品 > 存儲器

      類型分類:
      科普知識
      數(shù)據(jù)分類:
      存儲器

      主存儲器概述及優(yōu)化

      發(fā)布日期:2022-10-09 點擊率:65


      快速讀寫快速頁式工作技術(shù)(動態(tài)存儲器的快速讀寫技術(shù)):讀寫動態(tài)存儲器同一行的數(shù)據(jù)時,其行地址第一次讀寫時鎖定后保持不變,以后讀寫該行多列中的數(shù)據(jù)時,僅鎖存列地址即可,省去了鎖存行地址的時間,加快了主存儲器的讀寫速度。


      EDO(ExtendedDataOut)技術(shù):在快速頁式工作技術(shù)上,增加了數(shù)據(jù)輸出部分的數(shù)據(jù)鎖存線路,延長輸出數(shù)據(jù)的有效保持時間,從而地址信號改變了,仍然能取得正確的讀出數(shù)據(jù),可以進一步縮短地址送入時間,更加快了主存儲器的讀寫速度。

      并行讀寫是指在主存儲器的一個工作周期(或較長)可以讀出多個主存字所采用的技術(shù)。方案1:一體多字結(jié)構(gòu),即增加每個主存單元所包括的數(shù)據(jù)位,使其同時存儲幾個主存字,則每一次讀操作就同時讀出了幾個主存字。方案2:多體交叉編址技術(shù),把主存儲器分成幾個能獨立讀寫的、字長為一個主存字的主體,分別對每一個存儲體進行讀寫;還可以使幾個存儲體協(xié)同運行,從而提供出比單個存儲體更高的讀寫速度。有兩種方式進行讀寫:1在同一個讀寫周期同時啟動所有主存體讀或?qū)憽?/p>

      2讓主存體順序地進行讀或?qū)懀匆来巫x出來的每一個存儲字,可以通過數(shù)據(jù)總線依次傳送走,而不必設(shè)置專門的數(shù)據(jù)緩沖寄存器;其次,就是采用交叉編址的方式,把連續(xù)地址的幾個存儲字依次分配在不同的存儲體中,因為根據(jù)程序運行的局部性特性,短時間內(nèi)讀寫地址相鄰的主存字的概率更大。

      數(shù)據(jù)傳送所謂成組數(shù)據(jù)傳送就是地址總線傳送一次地址后,能連續(xù)在數(shù)據(jù)總線上傳送多個數(shù)據(jù)。而原先是每傳送一次數(shù)據(jù)要使用兩個時鐘周期:先送一次地址,后跟一次數(shù)據(jù)傳送,即要傳送N個數(shù)據(jù),就要用2N個總線時鐘周期,成組數(shù)據(jù)傳送方式只用N+1個總線時鐘周期。實現(xiàn)成組數(shù)據(jù)傳送方式,不僅CPU要支持這種運行方式,主存也能提供足夠高的數(shù)據(jù)讀寫速度,這往往通過主存的多體結(jié)構(gòu)、動態(tài)存儲器的EDO支持等措施來實現(xiàn)。

      2讓主存體順序地進行讀或?qū)懀匆来巫x出來的每一個存儲字,可以通過數(shù)據(jù)總線依次傳送走,而不必設(shè)置專門的數(shù)據(jù)緩沖寄存器;其次,就是采用交叉編址的方式,把連續(xù)地址的幾個存儲字依次分配在不同的存儲體中,因為根據(jù)程序運行的局部性特性,短時間內(nèi)讀寫地址相鄰的主存字的概率更大。

      數(shù)據(jù)傳送所謂成組數(shù)據(jù)傳送就是地址總線傳送一次地址后,能連續(xù)在數(shù)據(jù)總線上傳送多個數(shù)據(jù)。而原先是每傳送一次數(shù)據(jù)要使用兩個時鐘周期:先送一次地址,后跟一次數(shù)據(jù)傳送,即要傳送N個數(shù)據(jù),就要用2N個總線時鐘周期,成組數(shù)據(jù)傳送方式只用N+1個總線時鐘周期。實現(xiàn)成組數(shù)據(jù)傳送方式,不僅CPU要支持這種運行方式,主存也能提供足夠高的數(shù)據(jù)讀寫速度,這往往通過主存的多體結(jié)構(gòu)、動態(tài)存儲器的EDO支持等措施來實現(xiàn)。

      數(shù)據(jù)總線:分為內(nèi)部數(shù)據(jù)總線IB與外部數(shù)據(jù)總線DB兩部分。主要完成計算機各功能部件之間的數(shù)據(jù)傳送。設(shè)計總線的核心技術(shù)是要保證在任何時刻只能把一組數(shù)據(jù)發(fā)送到總線上,卻允許一個和多個部件同時接受總線上的信息。所用的電路通常為三態(tài)門電路。系統(tǒng)時鐘及時序:教學(xué)機晶振1.8432MHz,3分頻后用614.4KHz的時鐘作為系統(tǒng)主時鐘,使CPU、內(nèi)存、IO同步運行。CPU內(nèi)部的有些寄存器用時鐘結(jié)束時的上升沿完成接受數(shù)據(jù),而通用寄存器是用低電平接收的。內(nèi)存或I/O讀寫操作時,每個總線周期由兩個時鐘組成,第一個時鐘,稱為地址時間,用于傳送地址;第二個時鐘,稱為數(shù)據(jù)時間,用于讀寫數(shù)據(jù)靜態(tài)存儲器的字位擴展:教學(xué)計算機的內(nèi)存儲器用靜態(tài)存儲器芯片實現(xiàn),由2K字的ROM區(qū)和2K字RAM區(qū)組成。內(nèi)存字長16位,按字尋址。ROM由74LS2716只讀存儲器ROM(每片2048個存儲單元,每單元為8位二進制位)兩片完成字長的擴展。地址分配在:0~2047RAM由74LS6116隨機存儲器RAM(每片2048個存儲單元,每單元為8位二進制位)兩片完成字長的擴展。地址分配在:2048~4095。靜態(tài)存儲器地址分配:為訪問2048個存儲單元,要用11位地址,把地址總線的低11位地址送到每個存儲器芯片的地址引腳;對地址總線的高位進行譯碼,譯碼信號送到各存儲器芯片的/CS引腳,在按字尋址的存儲器系統(tǒng)中實現(xiàn)按字節(jié)讀寫。


      下一篇: PLC、DCS、FCS三大控

      上一篇: 英特爾多內(nèi)核處理器架

      推薦產(chǎn)品

      更多
      主站蜘蛛池模板: 久久久亚洲裙底偷窥综合| 亚洲综合精品网站| 亚洲香蕉网久久综合影视| 伊人久久大香线蕉综合影| 狠狠色丁香婷综合久久| 好了av第四综合无码久久| 亚洲综合在线另类色区奇米| 久久99国产综合精品女同| 亚洲国产免费综合| 亚洲色欲啪啪久久WWW综合网 | 亚洲国产成人久久综合一区77 | 亚洲AⅤ优女AV综合久久久| 一本一道久久精品综合| 综合激情区视频一区视频二区 | 狠狠色成人综合首页| 91久久婷婷国产综合精品青草| 天天影视色香欲综合免费| 久久综合综合久久狠狠狠97色88| 色欲香天天天综合网站| 久久精品国产91久久综合麻豆自制 | 91精品国产综合久久香蕉| 一本久久知道综合久久| 一本一道色欲综合网中文字幕| 亚洲AV综合色区无码一二三区 | 天天欲色成人综合网站| 亚洲精品综合在线影院| 久久久久青草大香线综合精品| 99久久婷婷免费国产综合精品| 五月天婷五月天综合网在线 | 色噜噜狠狠色综合网| 亚洲成AV人综合在线观看| 久久99国产综合精品女同| 色综合久久最新中文字幕| 伊人色综合网一区二区三区| 色综合天天综合高清网| 五月综合激情婷婷六月色窝| 综合人妻久久一区二区精品| 狠狠色色综合网站| 亚洲综合久久精品无码色欲| 狠狠综合久久久久综合网| 国产激情综合在线观看|