<rt id="m4md3"></rt>
  • <bdo id="m4md3"><meter id="m4md3"></meter></bdo>
  • <label id="m4md3"></label>
      <center id="m4md3"><optgroup id="m4md3"></optgroup></center>
      產(chǎn)品分類

      當前位置: 首頁 > 傳感測量產(chǎn)品 > 數(shù)據(jù)采集產(chǎn)品 > 數(shù)據(jù)采集卡

      類型分類:
      科普知識
      數(shù)據(jù)分類:
      數(shù)據(jù)采集卡

      FPGA的時鐘頻率同步設計

      發(fā)布日期:2022-04-17 點擊率:70

          引 言
           網(wǎng)絡化運動控制是未來運動控制的發(fā)展趨勢,隨著高速加工技術的發(fā)展,對網(wǎng)絡節(jié)點間的時間同步精度提出了更高的要求。如造紙機械,運行速度為1 500~1 800m/min,同步運行的電機之間1μs的時間同步誤差將造成30 μm的運動誤差。高速加工中心中加工速度為120 m/min時,伺服電機之間1μs的時間同步誤差,將造成2 μm的加工誤差,影響了加工精度的提高。
           分布式網(wǎng)絡中節(jié)點的時鐘通常是采用晶振+計數(shù)器的方式來實現(xiàn),由于晶振本身的精度以及穩(wěn)定性問題,造成了時間運行的誤差。時鐘同步通常是選定一個節(jié)點時鐘作為主時鐘,其他節(jié)點時鐘作為從時鐘。主節(jié)點周期性地通過報文將主時鐘時間發(fā)送給從節(jié)點,從節(jié)點接收到報文后,以主時鐘為基準進行延遲補償,然后將計算出的新時鐘值賦給從時鐘。這種同步方法造成了從時鐘計數(shù)值的不連續(xù),即會出現(xiàn)重復(從時鐘晶振頻率快于主時鐘)或跳躍(從時鐘晶振頻率慢于主時鐘),而且這種方法并沒有從根本上解決時鐘頻率的不同步問題,因此要進一步提高同步精度很困難。本文研究了一種可對頻率進行動態(tài)調整的時鐘,通過對時鐘頻率的動態(tài)修正,實現(xiàn)主從時鐘頻率的同步,進而實現(xiàn)時間同步。

      1 時鐘同步原理
           
      要實現(xiàn)兩個時鐘的同步,一是時鐘的計數(shù)值要相同,二是計數(shù)增長速率要相同。如圖1所示,設主時鐘的頻率為f,從時鐘頻率在Nn-1到Nn時間段為fn-1,在Nn到Nn+1為fn,SyncDelay為同步報文從主站到從站的延遲時間,可以通過延時測量幀采用往返法測量得到,從時鐘要在Nn+1時刻達到與主時鐘相等,那么有:
          

           因為主時鐘是周期性發(fā)出同步報文,所以有Mn+1-Mn=Mn-Mn-1=T,由式(2)和(3)可得:
          

           kn就是時鐘頻率調整系數(shù)。在每個同步周期可以計算出頻率調整系數(shù),然后通過相應的硬件電路來實現(xiàn)頻率調節(jié)。



      2 可調頻率的時鐘設計
           可調頻率時鐘是一種完全由數(shù)字電路組成的時鐘計數(shù)器,構造簡單,可以很方便地在FPGA中實現(xiàn),原理如圖2所示。該頻率可調時鐘由一個戶位時鐘計數(shù)器,q位累加器和r位頻率補償值寄存器組成。每個晶振周期,累加器與頻率補償寄存器中的FreqCompValue相加,并將結果保存到累加器。如果累加器發(fā)生溢出,時鐘計數(shù)器的值就增加1;反之,時鐘計數(shù)器保持不變。由此可以看出,晶振頻率和頻率補償值FreqCompValue的大小決定了累加器的溢出速率,也決定了時鐘計數(shù)器的計數(shù)頻率。所以可以通過調整FreqCompValue來調節(jié)時鐘頻率。為了實現(xiàn)高精度時鐘,晶振頻率要比時鐘頻率高。設晶振頻率為FreqOsc,時鐘計數(shù)頻率為FreqClk,分頻比為DivRatio,同步周期為SyncInterval,補償精度為Precision,p、q、r可由下列公式得出:
          DivRatio=FreqOsc/FreqClk (5)
         



           在本系統(tǒng)中,取FreqClk為50 MHz,F(xiàn)reqOsc為60MHz,則DivRatio為1.2。當同步周期為1 s時,補償精度Precision可選10-9,由公式可選擇r=q=32,p=64。頻率補償初值由下式求出:
           FreqCompValue=2q/DivRatio=232/1.2=32d3579139413
           在時鐘輸出算法中,該值由頻率調整系數(shù)動態(tài)調整:
           FreqCompValuen=kn·FreqCompValuen-1 (10)


      3 頻率補償算法在FPGA中的實現(xiàn)
          
      由式(4)和式(10)可得:
          

           頻率補償就是在每個同步周期計算FreqCompValuen,F(xiàn)PGA提供了參數(shù)化的乘法器兆函數(shù)(1pm_mult)和除法器兆函數(shù)(1pm_divide),可以快速實現(xiàn)上述算法。原理如圖3所示,在每個同步周期同步信號的驅使下,鎖存器B和C分別鎖存當前時鐘讀數(shù)和上個同步周期時鐘讀數(shù),同時將主時鐘讀數(shù)輸入到加法器A中,經(jīng)過減法器E、F和乘法器G,以及除法器H后計算出新的FreqCompValuen,并在同步信號的驅動下,將其鎖存到鎖存器D中。由于中間的計算結果要經(jīng)過一定的時鐘周期,所以鎖存器D的鎖存信號要延時一定的晶振周期。在本設計中延時50個FreqOsc,即在<1μs的情況下就可以得到新的頻率補償值。

      下一篇: PLC、DCS、FCS三大控

      上一篇: 索爾維全系列Solef?PV

      推薦產(chǎn)品

      更多
      主站蜘蛛池模板: 色欲香天天综合网站| 国产精品综合在线| 伊人不卡久久大香线蕉综合影院| 狠狠综合久久av一区二区| 人人婷婷色综合五月第四人色阁| 自拍三级综合影视| 色综合综合色综合色综合| 五月婷婷亚洲综合| 久久99国产综合精品免费| 色综合天天综合网国产国产人| 伊人久久大香线焦AV综合影院| 日韩综合在线观看| 久久综合亚洲色一区二区三区| 国产精品国产色综合色| 亚洲欧洲av综合色无码| 一本一道久久精品综合| 色综合久久久久久久久久 | 日韩综合在线视频| 久久99国产综合精品| 国产综合内射日韩久| 亚洲国产精品综合久久一线| 色妞色综合久久夜夜| 久久综合图区亚洲综合图区| 热综合一本伊人久久精品| 国产精品国产色综合色| 色九月亚洲综合网| 一97日本道伊人久久综合影院| 国产精品亚洲综合五月天| 色拍自拍亚洲综合图区| 色综合a怡红院怡红院首页| 亚洲综合在线观看视频| 99sescom色综合| 久久精品桃花综合| 综合91在线精品| 久久综合亚洲色HEZYO国产 | 伊人久久综合谁合综合久久| 久久综合精品国产一区二区三区| 亚洲国产aⅴ综合网| 亚洲国产精品综合福利专区 | 色欲综合一区二区三区| 亚洲精品综合在线影院|